开放大学在线学习搜题
当前位置:首页 > 真题试卷

问题

西安电子科技大学数字逻辑电路期末试题2答案

发布时间:2025-02-24   作者:江苏开放大学   浏览:0

安电子科技大学网络教育

考试题(2

 

课程名称:_数字电路        考试形式:     

 

学习中心:_________                考试时间:  90分钟  

 

   名:_____________                号:           

一、单项选择题(本大题共15小题,每小题2分,共30分)

在每小题列出的四个备选项中只有一个是符合题意要求的,请将其选出并将“答题卡”的相应代码涂黑。未涂、错涂或多涂均无分。

1十进制数(110)10 对应的二进制数是

A(1101110)2     B(1101111)2   C(1101100)2       D(1111110)2

2(01000011.00101000)5421BCD转换为八进制数为

A.(53.2)8         B.(53.4 )8         C.(103. 112 )8      D(123.2)8


西安电子科技大学数字逻辑电路期末试题2答案

5有三个输入端的或非门,当作为非门使用时,两个多余输入端应

A.都接高电平1             B.一个接低电平0,一个接高电平1

C.都接低电平0             D.一个与输入端并联,一个接低电平0

6电路如图1.1所示,输出函数F的表达式为


西安电子科技大学数字逻辑电路期末试题2答案


西安电子科技大学数字逻辑电路期末试题2答案

10.为使JK触发器的次态为1,其激励端JK取值为

A10          B.00          C11          D. 01

11.设计模值为30的计数器至少需要触发器的级数为

A.3       B. 4       C. 5       D. 6

12.由555定时器构成的施密特电路可以

A.产生非周期的脉冲             B. 将三角波变为方波

C 产生周期的矩形波            D. 产生正弦波

13.n位纽环形计数器,其计数模值为

A.n          B.n2          C.2n          D.2n


西安电子科技大学数字逻辑电路期末试题2答案

15将模拟信号转换为数字信号应选用

ADAC电路        B.只读存储器ROM

CADC电路        D.可编程逻辑器件PLD

二、填空题(本大题共5小题,每小题2分,共10分)

   

   16.数据11001110101为组成奇校码奇校验位为        

   17.F=西安电子科技大学数字逻辑电路期末试题2答案=     

   18.偶数个1相异或,其结果为         

   19.移位寄存器存放的数据1101经过左移进一个1再右移进一个0,移位寄存器存放的数据变为               

   20输入信号的频率为175kHZ,为获得25kHZ的输出信号,其分频器的分频系数为       

三、分析题(本大题共4小题,每4小题各10分,共40分)

说明:中规模器件74LS9074LS16174LS194的功能表在第8页上。

21.用数据选择器组成的逻辑电路如图3.1所示。

① 写出输出函数F的表示式;

② 说明该电路的逻辑功能。

西安电子科技大学数字逻辑电路期末试题2答案

22.由D触发器和门电路组成的电路如图3.2(a)图所示,已知CP和A的波形如

2.2(b)图所示。① 写出D触发器的次态方程;② 画出输出端Q的波形。(设Q的初态为0)。

西安电子科技大学数字逻辑电路期末试题2答案.

23.74LS161和74LS194组成的电路如3.3(a)、(b)所示。

① 分别列出(a)、(b)电路的状态迁移表(图b电路的初态为0000);

② 分别说明(a)、(b)电路的功能

西安电子科技大学数字逻辑电路期末试题2答案

24.由移位寄存器74LS194和门电路组成电路如图3.4所示。

① 画出该电路的状态迁移关系;

② 指出输出F的序列信号。

西安电子科技大学数字逻辑电路期末试题2答案

四、设计题(本大题共2小题,第25,第26,小题各10分,共20分)

25.用译码器74LS138若干与非门,设计实现一个代码转换器,要求将3位步

进码CBA转换成二进制码F3F2F1,编码表如下。

① 写出F3F2F1的逻辑表达式;

② 依据给出的三/八译码器,画出实现该代码转换的逻辑电路图。

西安电子科技大学数字逻辑电路期末试题2答案

26.试用74LS161设计一个9进制计数器,要求用预置法实现。起始态(0000)

① 列出状态迁移表;

② 画出逻辑电路图。

西安电子科技大学数字逻辑电路期末试题2答案

西安电子科技大学数字逻辑电路期末试题2答案

您可能感兴趣的试题